Fang, Yuan ; Bargon, Jonas ; Jaiswal, Ashok ; Hofmann, Klaus (2014)
A low-jitter clock and data recovery for GDDR5 interface trainings.
2014 IEEE International Conference on IC Design & Technology. Austin, USA (28.05.2014-30.05.2014)
doi: 10.1109/ICICDT.2014.6838584
Konferenzveröffentlichung, Bibliographie
Typ des Eintrags: | Konferenzveröffentlichung |
---|---|
Erschienen: | 2014 |
Autor(en): | Fang, Yuan ; Bargon, Jonas ; Jaiswal, Ashok ; Hofmann, Klaus |
Art des Eintrags: | Bibliographie |
Titel: | A low-jitter clock and data recovery for GDDR5 interface trainings |
Sprache: | Englisch |
Publikationsjahr: | 2014 |
Verlag: | IEEE |
Veranstaltungstitel: | 2014 IEEE International Conference on IC Design & Technology |
Veranstaltungsort: | Austin, USA |
Veranstaltungsdatum: | 28.05.2014-30.05.2014 |
DOI: | 10.1109/ICICDT.2014.6838584 |
Fachbereich(e)/-gebiet(e): | 18 Fachbereich Elektrotechnik und Informationstechnik 18 Fachbereich Elektrotechnik und Informationstechnik > Institut für Datentechnik 18 Fachbereich Elektrotechnik und Informationstechnik > Institut für Datentechnik > Integrierte Elektronische Systeme (IES) |
Hinterlegungsdatum: | 19 Jan 2021 14:51 |
Letzte Änderung: | 15 Aug 2024 09:39 |
PPN: | |
Export: | |
Suche nach Titel in: | TUfind oder in Google |
Frage zum Eintrag |
Optionen (nur für Redakteure)
Redaktionelle Details anzeigen |