TU Darmstadt / ULB / TUbiblio

A 10 bit, 1.5b/stage pipeline ADC using a fully differential current conveyor with foreground calibration

Balasubramaniam, Harish ; Hofmann, Klaus (2011)
A 10 bit, 1.5b/stage pipeline ADC using a fully differential current conveyor with foreground calibration.
10th International Symposium on Signals, Circuits and Systems (ISSCS 2011). Iasi, Romania (30.06.-01.07.)
doi: 10.1109/ISSCS.2011.5978640
Konferenzveröffentlichung, Bibliographie

Typ des Eintrags: Konferenzveröffentlichung
Erschienen: 2011
Autor(en): Balasubramaniam, Harish ; Hofmann, Klaus
Art des Eintrags: Bibliographie
Titel: A 10 bit, 1.5b/stage pipeline ADC using a fully differential current conveyor with foreground calibration
Sprache: Englisch
Publikationsjahr: 8 August 2011
Verlag: IEEE
Veranstaltungstitel: 10th International Symposium on Signals, Circuits and Systems (ISSCS 2011)
Veranstaltungsort: Iasi, Romania
Veranstaltungsdatum: 30.06.-01.07.
DOI: 10.1109/ISSCS.2011.5978640
Fachbereich(e)/-gebiet(e): 18 Fachbereich Elektrotechnik und Informationstechnik
18 Fachbereich Elektrotechnik und Informationstechnik > Institut für Datentechnik
18 Fachbereich Elektrotechnik und Informationstechnik > Institut für Datentechnik > Integrierte Elektronische Systeme (IES)
Hinterlegungsdatum: 18 Jan 2021 11:21
Letzte Änderung: 18 Jan 2021 11:21
PPN:
Export:
Suche nach Titel in: TUfind oder in Google
Frage zum Eintrag Frage zum Eintrag

Optionen (nur für Redakteure)
Redaktionelle Details anzeigen Redaktionelle Details anzeigen